台积电|台积电更新技术路线图:2纳米3纳米工艺将按时推出

4月27日消息,台积电近期更新了其制程工艺路线图,称其4纳米工艺芯片将在2021年底进入“风险生产”阶段,并于2022年实现量产;3纳米产品预计在2022年下半年投产,2纳米工艺正在开发中 。
在产能方面,没有任何竞争对手能威胁到台积电的主导地位,而且未来几年内也不会 。至于制造技术,台积电最近重申,它有信心其2纳米(N2)、3纳米(N3)和4纳米(N4)工艺将按时推出,并保持比竞争对手更先进节点工艺领先优势 。
今年早些时候,台积电将2021年的资本支出预算大幅提高到250亿至280亿美元,最近更是追加到300亿美元左右 。这是台积电未来三年增加产能和研发投入计划的一部分,该公司计划三年总共投资1000亿美元 。
在台积电今年300亿美元的资本预算中,约80%将用于扩大先进技术的产能,如3纳米、4纳米、5纳米、6纳米以及7纳米芯片 。华兴证券分析师认为,到今年年底,先进节点上的大部分资金将用于将台积电的5纳米产能扩大到每月11万至12万片晶圆 。
与此同时,台积电表示,其资本支出的10%将用于先进的封装和掩模制造,另外10%将用于支持专业技术开发,包括成熟节点的定制版本 。
台积电最近提高资本支出的举措是在英特尔宣布其IDM 2.0战略(涉及内部生产、外包和代工运营)之后做出的,并在很大程度上重申了该公司在竞争加剧之际对短期和长期未来的信心 。
台积电总裁兼首席执行官魏哲家在最近与分析师和投资者的电话会议上表示:“作为一家领先的晶圆代工企业,台积电在成立30多年的历史中从未缺乏竞争,但我们知道如何竞争 。我们将继续专注于提供领先的技术、卓越的制造服务,并赢得客户的信任 。其中,赢得客户信任是相当重要的,因为我们没有与客户竞争的内部产品 。”
台积电|台积电更新技术路线图:2纳米3纳米工艺将按时推出
文章图片
N5工艺赢得客户信赖
台积电是2020年中期第一家开始使用其N5工艺技术进行大规模芯片制造(HVM)的公司 。最初,该节点仅用于为台积电的最重要客户服务,即苹果和海思 。如今,随着更多客户已经准备好各自的N5规格芯片设计,因此该节点的采用正在增长 。与此同时,台积电表示,计划使用N5系列技术(包括N5、N5P和N4)的客户比几个月前预计的要多 。
魏哲家说:“N5已经进入量产的第二个年头,产量比我们最初的计划要高 。在智能手机和高性能计算(HPC)应用的推动下,N5的需求继续强劲,我们预计2021年N5将贡献晶圆收入的20%左右 。事实上,我们看到N5和N3的客户越来越多 。需求如此之高,我们必须准备好应对的准备 。”
对于台积电来说,HPC应用包括许多不同类型的产品,比如AI加速器、CPU、GPU、FPGA、NPU和视频游戏SoC等 。由于台积电只是代工制造商,不会透露它使用哪种节点生产的产品,但N5在HPC领域的采用率正在增长这一事实非常重要 。
魏哲家表示:“我们预计,在智能手机和HPC应用需求强劲的推动下,未来几年对我们N5系列的需求将继续增长 。我们预计HPC不仅会在第一波增长中出现,实际上还会在更多的需求波中出现,以支持我们未来领先的N5节点 。”
台积电N5在尖端技术采用者中的市场份额正在增加,这并不特别令人惊讶 。华兴资本分析师估计,台积电N5的晶体管密度约为每平方毫米1.7亿个晶体管,这将使其成为当今可用密度最高的技术 。相比之下,三星电子的5LPE每平方毫米可以容纳大约1.25亿到1.3亿个晶体管,而英特尔的10纳米节点晶体管密度大约为每平方毫米1亿个 。
在接下来的几周里,台积电将开始使用其名为N5P的N5改进技术性能增强版来制造芯片,该技术承诺将频率提高至多5%,或将功耗降低至多10% 。N5P为客户提供了一条无缝的迁移路径,无需大量的工程资源投资或更长的设计周期,因此任何使用N5设计的用户都可以使用N5P 。例如,N5的早期采用者可以将他们的IP重新用于N5P芯片 。
N4明年将投入量产
台积电的N5系列技术还包括将在今年晚些时候进入“风险生产”阶段,并将在2022年用于批量生产的N4工艺芯片 。这项技术将提供比N5更多的PPA(功率、性能、面积)优势,但保持相同的设计规则、设计基础设施、SPICE模拟程序和IP 。同时,由于N4进一步扩大了EUV光刻工具的使用范围,它还减少了掩模数量、工艺步骤、风险和成本 。
魏哲家说:“N4将利用N5的强大基础进一步扩大我们的5纳米系列技术优势 。N4是从N5直接迁移过来的,具有兼容的设计规则,同时为下一波5纳米产品提供进一步的性能、功率和密度增强 。N4的目标是今年下半年进入风险生产阶段,2022年实现批量生产 。”


推荐阅读